文章
33
标签
37
分类
7
关于我
更多
分类
留言板
时间轴
首页
thewindsing
Vivado使用
搜索
关于我
更多
分类
留言板
时间轴
首页
Vivado使用
发表于
2024-07-23
|
更新于
2025-04-04
|
电气电子笔记
嵌入式
|
总字数:
54
|
阅读时长:
1分钟
|
浏览量:
|
评论数:
步骤
新建工程
指定文件创建项目
器件选择
添加源文件
HDL编程
仿真验证
搭建_tb仿真测试
设置仿真时间精度
测试模块不用写端口
文章作者:
thewindsing
文章链接:
http://thewindsing.github.io/posts/4c46.html
版权声明:
本博客所有文章除特别声明外,均采用
CC BY-NC-SA 4.0
许可协议。转载请注明来源
thewindsing
!
FPGA
上一篇
建立离散传递函数
建立离散传递函数T1题目 程序1234567891011121314151617181920212223242526272829303132333435T = 1;num1 = [5 2];num2 = [17 10.7 3.2 0 0 0];den1 = [1 -0.3 -0.5 0.06];den2 = [-300 82.2 112.1 158 -7.3 1];% 求零极点和增益[z1, p1, k1] = tf2zp(num1, den1);[z2, p2, k2] = tf2zp(num2, den2);% 零极点离散模型Gz1 = tf(num1, den1, T) Gz2 = tf(num2, den2, T)% 单位闭环传函sys1 = feedback(Gz1,1); sys2 = feedback(Gz2,1);% 在复平面上绘制零极点图figure; % 绘制 Gz1 的零极点图subplot(2, 1, 1); % 创建一个 2 行 1 列的子图,并将当前子图设置为第 1 个pzmap(Gz1);title('Gz1...
下一篇
FPGA开发流程
目标写一套硬件描述语言,能够在指定硬件平台上实现相应功能,让设计逻辑在目标板上正常工作(功能正常,性能稳定) 步骤 设计定义 设计输入(编写逻辑,画逻辑图,使用IP) 分析综合(得到逻辑门级别的电路内容) 功能仿真(数字电路基本接近真实情况) 布局布线 分析性能 时序仿真(非常耗费时间) 静态时序分析 板级调试
相关推荐
2024-07-24
ISP图像处理基础
...
2024-07-24
FPGA开发流程
目标写一套硬件描述语言,能够在指定硬件平台上实现相应功能,让设计逻辑在目标板上正常工作(功能正常,性能稳定) 步骤 设计定义 设计输入(编写逻辑,画逻辑图,使用IP) 分析综合(得到逻辑门级别的电路内容) 功能仿真(数字电路基本接近真实情况) 布局布线 分析性能 时序仿真(非常耗费时间) 静态时序分析 板级调试
评论
thewindsing
个人博客
文章
33
标签
37
分类
7
Follow Me
公告
点击“关于我”可以查看简历
目录
1.
步骤
最新文章
ADF检验
2024-12-24
风电预测数据预处理
2024-12-24
感知机原理
2024-12-23
回归
2024-12-23
电力系统稳定性分析
2024-10-13
繁
搜索
数据加载中